### **LIMBAJUL VHDL - 2**

### Unități de proiectare primare

- entitate (interfaţa sistemului)
- specificaţie de pachet (vedere externă a posibilităţilor puse la dispoziţie)
- configurație (asociere componentă model)

### Unități de proiectare secundare

- arhitectură (descrierea sistemului)
- corp de pachet (descrierea internă a funcţionalităţilor)

```
Entitate
entity nume_entitate is
   { generic (listă de parametri generici); }
   {port (listă de porturi);}
   {begin
         listă de instrucțiuni concurente}
end {nume entitate};
```

#### **Entitate**

- numele entităţii unic în biblioteca respectivă
- parametri generici pentru a reutiliza entităţile
- port informaţii pentru semnale de interfaţă (nume, mod, tip, valori iniţiale)
  - mod cuvinte rezervate specifică direcţia semnalelor
  - mod: in, out, inout, buffer, linkage

#### Exemple de entități

 Poartă logică de tip ŞI-NU cu 2 intrări entity nand2 is port (a, b: in bit; y: out bit);

end nand2;

 Poartă logică de tip SAU – numărul intrărilor specificat prin parametru generic

```
entity or is
```

```
generic (input_no: natural := 2);
port (input: in bit_vector (1 to input_no); y: out bit);
```

end or;

#### Exemple de entități

```
    Multiplexor 2:1
        entity mux_2_1 is
        port (i0, i1, s: in bit; y: out bit);
        end mux_2_1;
```

 Bistabil D sincron, cu intrări asincrone prezente entity d\_ff is

```
port (d, clk, r, s: in std_logic; q, qn: out std_logic);
end d_ff;
```

02.03.2020

#### **Arhitectură**

architecture nume\_arhitectură of nume\_entitate is

... Zona de declaraţii (tipuri, semnale, constante, funcţii, proceduri, componente)

#### begin

... Instrucţiuni concurente

end {nume\_arhitectură};

#### **Arhitectură**

- tipuri de descriere:
  - structurală = interconectare de alte "cutii" negre
  - comportamentală = funcţională
  - flux de date = descriere algoritmică
  - hibridă = combinaţii între primele 3
- la o entitate mai multe arhitecturi posibile
- Observaţie entitatea şi arhitectura trebuie să se găsească în aceeaşi bibliotecă

#### **Arhitectură**

- nume\_entitate trebuie să corespundă cu numele dat entităţii
- arhitectura face parte din domeniul concurent ⇒ nu se admit declaraţii de variabile
- funcţionalitatea descrisă de instrucţiuni concurente care se execută asincron

#### Exemple de arhitecturi

Descrieri pentru circuitul din figură:



```
library IEEE;
use IEEE.std_logic_1164.all;
use work.primitive.all;
entity LogicF is
```

port (A, B, C: in std\_logic; Y: out std\_logic);

02.0 end LogicF;

Curs 2 VHDL

#### Exemple de arhitecturi

 Arhitectură structurală architecture structural of LogicF is signal notA, notB, andSign: std\_logic; begin inv1: inverter **port map** (i => A, o => notA); inv2: inverter **port map** (i => B, o => notB); si1: and2 port map (i1 => notA, i2 => notB, y => andSign); sau1: or2 port map (i1 => andSign, i2 => C, y => Y); end structural;

### Exemple de arhitecturi

 Arhitectură comportamentală architecture behavioral of LogicF is begin

```
fcn: process (A,B,C) 
begin 
 if (A = '0' and B = '0') then Y <= '1'; 
 elsif C = '1' then Y <= '1'; 
 else Y <= '0'; 
 end if; 
 end process;
```

end behavioral;

Curs 2 VHDL

#### Exemple de arhitecturi

 Arhitectură flux de date architecture dataflow of LogicF is begin

 $Y \le '1'$  when (A = '0') and B = '0') or (C = '1') else '0'; end dataflow;

#### Exemple de arhitecturi

- Arhitectură mixtă (hibridă) pentru înmulţire
  - calea de date structural



#### Exemple de arhitecturi

Entitatea pentru înmulţire

entity inmultire is

port (clk, reset: in bit; deinmultit, inmultitor: in integer;

produs: out integer);

end entity inmultire;

#### **Exemple de arhitecturi**

Arhitectura mixtă pentru înmulţire

```
architecture mixta of inmultire is
    signal produs_partial, produs_total: integer;
    signal ctrl_unit_aritm, enable, bit_i, pl: bit;
begin
```

unit\_aritmetica: entity work.unitate\_aritmetica(behavior)

port map (intrare => deinmultit, intrare\_pi => produs\_total, suma =>
produs\_partial, control\_adunare => ctrl\_unit\_aritm);

rezultat: entity work.registru(behavior)

port map (d => produs\_partial, q => produs\_total, en => enable, reset => reset);

deplasare: entity work.registru\_deplasare(behavior)

port map (d => inmultitor, q => bit\_i, load => pl, clk => clk);

o2.03.2020 <= produs\_total;

Curs 2 VHDL

#### Exemple de arhitecturi

- Arhitectura mixtă pentru înmulţire (continuare)
   control: process is
  - -- declarații de variabile pentru secțiunea de control

#### begin

- -- instrucţiuni secvenţiale pentru asignarea de valori semnalelor de
- -- control

wait on clk, reset;

end process control;

end architecture mixta;

```
Specificaţie de pachet
package nume_pachet is
definiţii;
... -- conţinutul pachetului;
declaraţii;
end nume pachet;
```

#### Specificație de pachet

- ce exportă pachetul prin specificaţie:
  - obiecte (semnale, constante, fişiere, variabile partajate)
  - tipuri şi subtipuri
  - subprograme (funcţii şi proceduri)
  - declaraţii de componente şi alias-uri
  - specificaţii sau declaraţii de atribute
  - specificaţii de conectare
  - clauze use
- utilizarea pachetului:

use biblioteca.nume\_pachet.all:

### Exemplu de specificaţie de pachet

tipuri şi subtipuri, obiecte, subprograme
package tip is
subtype byte is std\_logic\_vector (7 downto 0);
-- creează un subtip pt. un vector de 8 biţi
constant clear : byte := (others => '0');
-- constantă iniţializată la 0
procedure reg8 (reset, clk : in std\_logic; data\_in : in byte;
Qout : out byte);
-- registru de memorare

end tip;

```
Corp de pachet

package body nume_pachet is

{declaraţii interne}
... -- subprograme;

end nume pachet;
```

# Corp de pachet

- este unic
- conţine algoritmii (strict secvenţiali) pentru subprograme
- face parte din domeniul secvenţial nu se pot declara semnale
- declaraţii interne utilizate local nu sunt vizibile nici măcar din propria specificaţie
  - tipuri şi subtipuri
  - constante, fişiere, alias-uri
- 02.03.2020 subprograme (declaration corp)

#### Exemplu de corp de pachet

 subprogramul reg8 din specificaţia pachetului tip package body tip is

begin

```
if reset = '1' then Qout <= clear;
elsif clk = '1' and clk'event then Qout <= data_in;
end if;</pre>
```

end reg8;

end tip;

# Configurație

```
configuration nume_configurație of nume_entitate is
  {Zona declarativă (numai clauza use și specificarea
  atributelor)}
  {Zona rezervată configurației} —
```

end {nume\_configurație};

for eticheta instanței componentei: nume componentă use entity nume\_entitate

(numele arhitecturii){parametrii generici}

{corespondenţa porturi formale / porturi actuale};

**end** for;

Curs 2 VHDL

# Configurație

- descrie corespondenţa dintre componente (declarate în arhitecturi structurale sau hibride) şi arhitecturi precizate pentru entitate
- configurare imediată pt. componenta folosită:
  - se specifică modelul al cărei instanță este
  - se face corespondenţa între porturile formale şi cele actuale

#### Configurație

- configurare amânată se face în interiorul configuraţiei
  - permite schimbarea descrierii unei componente
  - configurarea componentelor este separată de restul descrierii (entitate + arhitectură)
- poate fi ierarhizată

### Configurație

- VHDL permite configurarea incrementală pt. descrieri
  - separat şi în locuri diferite pentru parametri generici
  - în locuri diferite pentru porturile neconectate
- utilizare biblioteci cel mai simplu în momentul în care e nevoie de ele în cadrul modelului

#### **Exemplu**

- avem un sistem cu entitatea E și cu arhitectura A
  - descrierea în arhitectura A este structurală şi există 2 componente C1 şi C2
  - componenta C1 are 2 arhitecturi, A1 şi A2 cu descriere structurală şi utilizează şi componenta C2
  - componenta C2 are 2 arhitecturi, A3 şi A4



end for:

#### Exemplu

entity C1 is

-- generic ...

```
port (...);
end C1;
architecture A1 of C1 is
-- definiții de tip
-- componente
-- constante, semnale
begin
       et 1: C2 port map ...
end A1;
architecture A2 of C1 is
-- definiții de tip
-- componente
-- constante, semnale
begin
       et 1: C2 port map ...
end A2:
entity E is
       -- generic ...
       port (...);
end E:
architecture A of E is
-- definiții de tip
-- componente
-- constante, semnale
begin
       eticheta 1: C1 port map ...
       eticheta 2: C2 port map ...
end A:
```

```
entity C2 is
                    -- generic ...
                    port (...);
end C2:
architecture A3 of C2 is
-- definiții de tip
-- componente
-- constante, semnale
begin
end A3;
architecture A4 of C2 is
-- definiții de tip
-- componente
-- constante, semnale
begin
...
                    for et1: C2
                                        use entity work.C2(A4);
```

```
end A4;

configuration CO1 of C1 is
for A2

for et1: C2

use entity work.C2(A4);
end for;
end CO1;

configuration CO of E is
for A

for eticheta 1: C1

use entity work.CO1;
end for;
for eticheta 2: C2

use entity work.CO3;
end for:
```

02.03.2020

#### Comunicație

- procesul comunicării implică transmiterea informaţiei: sursă destinaţie
- semnal purtător de informaţie
- în general semnal = fenomen fizic care se poate modifica în timp şi/sau în spaţiu, iar modificările se pot specifica prin instrucţiuni formale
- semnale: electrice, mecanice, acustice, optice ...

### Clasificarea semnalelor (şi în VHDL)

- externe purtătoare de informaţie între dispozitive
  - reprezintă interfaţa
  - în VHDL se declară numai în entitate
- interne purtătoare de informaţie în interiorul dispozitivelor
  - nu sunt vizibile
  - în VHDL se declară numai în arhitecturi

#### Semnale electrice

- rol esenţial în orice dispozitiv electronic
- permit analizarea relaţiilor temporale
- în VHDL semnalele conţin şi informaţii
   prezente şi informaţii viitoare (istoria history)
- linii de semnal:
  - singulare (de ex.: Clock) o sigură valoare binară
  - multiple (magistrale) combinaţie de valori binare (vectori de biţi)

#### Semnale în VHDL

- în VHDL semnalul = corespunde reprezentării hardware a conceptului de purtător de informaţie
- reprezentarea = structură de date simplă sau complexă, funcţie de tipul datelor purtate de semnal
- declaraţiile de semnal în domeniul concurent (entitate şi arhitectură)

#### Semnale în VHDL

- acces la valori trecute, prezente şi viitoare prin pilot (driver) de semnal
- se memorează evenimentele care indică o schimbare de valoare la un moment de timp bine definit
- pot fi modificate numai valorile (evenimentele) viitoare

#### Semnale în VHDL

- operaţia de atribuire a unei valori se poate realiza:
  - prin conectare la un port de ieşire a unei componente
  - în domeniul concurent (corespunde descrierii flux de date)
  - în domeniul secvenţial

### Declararea semnalelor

- semnale externe
  - port canal de comunicare dinamică între o entitate (sau un bloc) şi mediul înconjurător
  - caracteristici:
    - nume
    - mod sensul fluxului de informație
    - tip
    - eventual valoare iniţială
- semnale interne
  - cuvânt cheie signal
- 02.03.2020 fără declaratie de mod 2 VHDL

### Vizibilitatea semnalelor

- determinată de locul declarației
- reguli:
  - semnal declarat în pachet văzut de unităţile de proiectare care utilizează pachetul
  - orice port văzut în toate arhitecturile entității
  - semnal declarat în zona de declaraţii a arhitecturii - văzut numai în arhitectura respectivă
  - semnal declarat într-un bloc din arhitectură văzut doar în acel bloc

# Asignarea semnalelor

- instrucţiunile de asignare de valori modifică valoarea viitoare (modifică piloţii)
- simbolul asignării: <= ("primeşte")</p>
- element de formă de undă = o pereche valoare + after + întârziere
- valoare
  - tip compatibil cu semnalul
  - poate fi:
    - constantă
    - rezultatul unei expresiis 2 VHDL

### Asignarea semnalelor

- întârzieri
  - obligatoriu de tip Time
  - apar obligatoriu în ordine crescătoare
- Exemplu:

02.03.2020

- Y <= X after 10 ns, '1' after 20 ns, '0' after 30 ns;
- întârziere nulă (delta)
  - nu există dispozitive fizice care nu au timpi de propagare a semnalelor electrice (întârzieri)
  - întârziere delta reprezintă o cauzalitate este o întârziere nulă penţru şimulare

### Asignarea semnalelor

- 2 dimensiuni ale timpului
  - timp real
    - văzut de proiectant
    - se măsoară în paşi de simulare
    - foloseşte unităţi de timp Time

### timp delta

- gestionat de simulator
- în fiecare pas de simulare se alocă felii de timp infinitezimal pt. a gestiona succesiunea asignărilor
- exprimarea cauzalităţii generate de succesiunea asignărilor

02.03.2020

### Asignarea semnalelor

- modele de transmisie
  - inerţial
    - filtrare impulsuri mai mici decât timpul de transmisie
    - modul implicit
  - transport
    - cuvânt cheie: transport
    - transmiterea oricărui impuls, indiferent de durata sa

### Scop

- transmiterea unei informaţii statice unui bloc
- blocuri generice = blocuri parametrizate
- în interiorul blocurilor
  - văzuţi ca şi constante
  - manipulați ca și constante
- pot fi utilizaţi în mod dinamic

### **Blocuri generice**

- entitate
  - se poate compila
  - se găsește în bibliotecă
  - perechea entitate/arhitectură nu se poate simula
- bloc intern declarat cu instrucţiunea block
  - nu poate fi instanţiat din exteriorul arhitecturii în care se găseşte şi nici din interior
  - se poate instanţia doar în momentul declarării

# Parametri declaraţi generici

- dimensiuni de obiecte complexe (vectori, magistrale ...)
- iteratori pt. bucle for
- parametri de temporizare:
  - întârzieri
  - timp de setup
  - timp de hold
  - timpi de comutare

### **Sintaxa**

```
generic (parametru1 {, alt_parametru} : tip_ parametru
{:= valoare_implicită};

parametru2 {, alt_parametru} : tip_ parametru
{:= valoare_implicită};

.....

parametruN {, alt_parametru} : tip_ parametru
{:= valoare_implicită});
```

### Exemplu

```
POARTA ŞI NU: block
generic (nr intrări: Natural := 3);
port (intrări: in Bit_Vector (1 to nr_intrări);
     ieşire: out Bit);
generic map (nr_intrări => 4); -- Instanţierea unei porţi ŞI-NU cu 4 intrări
begin
--Zona de instrucțiuni din cadrul blocului
process (intrări)
   variable V: Bit := '1';
   begin
   for I in 1 to nr_intrări loop
        V:= V nand intrări(I);
   end loop;
   ieşire <= V;
end process;
end POARTA_ŞI_NU;
```

Curs 2 VHDL

### CONSTANTE

### Scop

- informaţie statică declarată în interiorul modelului → arhitectură
- valoare de iniţializare care nu mai poate fi modificată
- tipul valorii de iniţializare
  - identic cu cel din declarație
  - nu poate fi de tip acces sau fişier
- declarare de constantă cu valoare amânată în specificație de pachet

02.03.2020 Curs 2 VHDL 48

### Clase și priorități

- 7 clase, cu prioritate crescătoare de la 1 la 7:
  - 1. operatori logici: and, or, nand, nor, xor, xnor
  - 2. operatori relaţionali: =, /=, <, <=, >, >=
  - 3. operatori de deplasare: sll, srl, sla, sra, rol, ror
  - 4. operatori de adunare: +, -, &
  - 5. operatori de semn: +, -
  - 6. operatori de înmulţire: \*, /, mod, rem
  - 7. operatori diverşi: \*\*, abs, not

- operatorii logici
  - predefiniţi pentru realizarea operaţiilor logice: ŞI, SAU, ŞI-NU, SAU-NU, SAU-EXCLUSIV, COINCIDENŢĂ
  - operanzi de tip Boolean (False, True) şi Bit ('0', '1')
  - funcţionali pe vectori de elemente de tip Boolean sau Bit, dacă au aceeaşi lungime

- operatorii relaţionali
  - rezultat de tip Boolean (False, True)
  - = şi /= nu sunt definiţi pt. tip fişier
  - la tipurile enumerate, primul element este considerat cel mai mic
    - exemplu: la tipul Boolean, False e mai mic decât True

- operatorii de deplasare binari
  - operează pe vectori cu elemente de tip Bit sau Boolean
- operatorii de adunare binari
  - & definit pe vectori (tipul String = vector de caractere)
- operatorii de semn unari
  - au prioritate mai mică decât înmulţirea → utilizarea parantezelor pt. evitarea erorilor

- operatori de înmulţire binari
- operatori diverşi
  - \*\* ridicare la putere
    - operandul din stânga de tip întreg sau flotant
    - puterea obligatoriu tip întreg
  - abs pe orice tip numeric
  - not
    - operator logic, unar
    - operează pe obiecte de tip Boolean şi Bit şi pe vectori de astfel de elemente

# Generalități

- VHDL puternic tipizat
  - fiecare semnal, variabilă, constantă are un tip (definit înainte de utilizare)
  - parametrii procedurilor şi funcţiilor şi rezultatul returnat de funcţii - au obligatoriu un tip
- tipizarea obiectelor protejează instrucţiunile de atribuire
- nivel de abstractizare relativ la implementarea structurilor de date → prin asociere de reprezentare simbolică <sub>02.03,2020</sub> independentă de partea hardware

54

# Tipuri de date

- 4 tipuri de date:
  - scalare valoarea constituită dintr-un element
  - compuse valoarea constituită din mai multe elemente
  - acces (pointeri)
  - fişier

# Clase de obiecte - familii de tipuri

|         | Constante | Variabile | Semale | Fișiere |
|---------|-----------|-----------|--------|---------|
| Scalare | DA        | DA        | DA     | NU      |
| Compuse | DA        | DA        | DA     | NU      |
| Acces   | NU        | DA        | NU     | NU      |
| Fişier  | NU        | NU        | NU     | DA      |

### Tipuri scalare

- 4 tipuri: enumerate, întregi, flotante, fizice
- ordonate (pot fi comparate)
- interval de validitate restrânge valorile posibile
  - range expresie1 to expresie2;
  - range expresie3 downto expresie4;

# Tipuri scalare enumerate

- type Nume is (valoare\_simbolică1, valoare simbolică2, ...);
- simbolurile: identificatori sau caractere
- predefinite în pachetul Standard:
  - type Boolean is (False, True);
  - **type** Bit is ('0', '1');
  - type Severity\_Level is (Note, Warning, Error, Failure);
  - Character toate caracterele admise în VHDL
- poziţia induce relaţia de ordine între

# Tipuri scalare întregi

- sunt definiţi operatorii aritmetici
- în declarație se indică domeniul (range)
  - exemplu: type Nume is range 1 to 15;
- tipul Integer predefinit în pachetul Standard
- tipurile Positive şi Natural subtipuri ale Integer
- conversie implicită în Universal\_Integer tip virtual

### Tipuri scalare flotante

- sunt definiţi operatorii aritmetici
- în declarație se indică domeniul (range)
- tipul Real predefinit în pachetul Standard
- intervalul domeniului cu precizie de minimum 6 cifre după virgulă
- conversie implicită în Universal\_Real tip virtual

### Tipuri scalare fizice

- în VHDL noțiune de unitate de cantitate
- caracteristici:
  - unitatea de bază
  - intervalul valorilor autorizate
  - eventual, colecţie de subunităţi cu corespondenţele lor
- sunt definiţi operatorii aritmetici
- între număr și unitatea de măsură spaţiu!!!
- toate valorile unui tip fizic şi toate valorile de conversie trebuie să fie numere întregi

02.03.2020 Curs 2 VHDL 61

# Tipuri scalare fizice

Sintaxa

```
type nume is -- definiţie_tip_fizic

range valoare_limită1 to valoare limită2 -- limita_domeniu_valori

units

declaraţie_unitate_fundamentală -- un identificator
{ declaraţie_unitate_secundară } -- identificator =
-- multiplicator_unitate;
-- multiplicator_unitate =
--[numeric] nume_unitate
```

end units;

# Tipuri scalare fizice

- Time singurul tip fizic predefinit în pachetul Standard → tip utilizat de simulator
  - unitatea de bază femptosecunda (10<sup>-15</sup> sec)
  - definit de un interval cu capetele exprimate pe
     64 biţi
  - unităţi: fs, ps, ns, us, ms, sec, min, hr

- 2 tipuri compuse:
  - tablouri colecţie de obiecte de acelaşi tip
  - articole colecţie de obiecte de tipuri diferite

- tablouri
  - structuri omogene
  - elementele accesibile pe baza unor indecşi
  - definirea:
    - specificarea tipului
    - indicarea numărului indecşilor (tip discret)
    - specificarea tipului elementelor (fără tipul fişier)
  - vector tablou cu un singur index

- tablouri
  - constrânse
    - intervalul de variaţie al indecşilor cunoscut cu anticipaţie
    - sensul de variaţie a indecşilor specificat cu to şi downto
    - exemple:
      - type Funcţii\_ALU is (dezactivată, adunare, scădere, înmulţire, împărţire);
      - type Adresă is array (0 to 15) of Bit;
      - type Word is array (31 downto 0) of Bit;
      - type Memory is array (Adresă) of Word;

- tablouri
  - neconstrânse
    - intervalul de variaţie al indecşilor cunoscut numai în timpul simulării
    - (box) amână definirea intervalului de indexare şi a direcţiei de variaţie
    - 2 tablouri neconstrânse în pachetul Standard:
      - type Bit\_vector is array (Natural range <>) of Bit;
      - type String is array (Positive range <>) of Character;

# Tipuri compuse

- articole
  - elemente (câmpuri) diferite
  - enumerare câmpuri între record ... end record
  - selectarea prin notația cu punct
- exemplu:

type instruction is

#### record

op\_code : processor\_op;

address\_mode : mode;

operand1, operand2: integer range 0 to 15;

end record;

Curs 2 VHDL

- indicarea valorilor notaţia prin agregare
  - asociere poziţională
    - contează ordinea în lista elementelor
  - asociere prin denumire
    - nume => valoare
    - ordinea câmpurilor nu contează
  - asociere mixtă
    - începe cu partea pozițională
  - pentru iniţializare se foloseşte "others"

# Tipuri acces (pointeri)

- indică spre obiecte definite anterior
- pt. crearea dinamică de obiecte → alocarea dinamică a memoriei
- alocarea new; dezalocarea deallocate
- la declarare iniţializare cu valoarea implicită
   null

# Tipuri fişier

- fişiere cu acces secvenţial
- la declarare trebuie precizat tipul de date din fişier
- 3 subprograme create automat la declararea de tip fişier: Read, Write, Endfile
- de la VHDL'93 proceduri de deschidere şi închidere: File\_Open, File\_Close

# Conversii de tip

- conversia foarte restrictivă
- posibilă în 3 cazuri:
  - tipuri cu reprezentare întreagă sau flotantă
  - pentru tablouri
    - aceleaşi dimensiuni
    - aceleaşi tipuri de elemente
    - indecşii trebuie să fie convertibili
  - conversia unui tip în el însuşi

# Generalități

- caracteristică asociată unui tip sau unui obiect, care poate fi cunoscută în mod dinamic, în timpul rulării
- notaţie adăugarea unui apostrof după numele tipului sau obiectului
- atribute:
  - predefinite
  - definite de proiectant

# **Atribute predefinite**

- pot fi: valori (tipizate), funcţii, tipuri, intervale de variaţie
- se aplică unor prefixe care pot fi: valori, tipuri, etichete
- simplifică scrierea
- apar în funcţii utilitare

### **Atribute predefinite**

- atribute definite pe tipuri
  - T desemnează un tip (obiectul asupra căruia acţionează atributul), prefix al atributului
  - obiect'nume\_atribut(parametri)

### **Atribute predefinite**

- atribute definite pe tipuri
  - tip sau subtip scalar T; X = tip scalar

| Atribut    | Rezultat                  |
|------------|---------------------------|
| T'left     | Limita la stânga a lui T  |
| T'right    | Limita la dreapta a lui T |
| T'low      | Limita inferioară a lui T |
| T'high     | Limita superioară a lui T |
| T'base     | Tipul de bază a lui T     |
| T'image(X) | Şirul X                   |
| T'value(X) | Valoare de tip T          |

02.03.2020

Curs 2 VHDL

# **Atribute predefinite**

- atribute definite pe tipuri
  - tip sau subtip **discret** sau **fizic** T; X membru al lui T; N număr întreg

| <ul><li>Atribut</li></ul> | Rezultat  |
|---------------------------|-----------|
| Athibut                   | IICEGILAL |

T'pos(X) Numărul poziției lui X în T T'val(N) Valoarea la poziția N în T

T'leftof(X) Valoarea în T, cu o poziție în stânga lui X

T'rightof(X) Valoarea în T, cu o poziție în dreapta lui X

T'pred(X) Valoarea în T, cu o poziție mai mică decât X

T'succ(X) Valoarea în T, cu o poziție mai mare decât X

T'ascending Valoare booleană pt. interval crescător sau

descrescătorurs 2 VHDL

# **Atribute predefinite**

- atribute definite pe tipuri sau subtipuri tablou
  - A = tablou; N = număr întreg între 1 şi numărul dimensiunilor lui A

#### Atribut Rezultat

A'left(N) Limita stânga a domeniului indicelui dimensiunii N a lui A
A'right(N) Limita dreapta a domeniului indicelui dimensiunii N a lui A
A'low(N) Limita inferioară a domeniului indicelui dimensiunii N a lui A
A'high(N) Limita superioară a domeniului indicelui dimensiunii N a lui A
A'range(N) Domeniul indicelui dimensiunii N a lui A
A'reverse\_range(N) Inversul domeniului indicelui dimensiunii N a lui A
A'length(N) Lungimea domeniului indicelui dimensiunii N a lui A

A'ascending(N) Valoare booleană pentru direcţia indicelui dimensiunii N a lui A

02.03.2020 Curs 2 VHDL

# **Atribute predefinite**

- atribute definite pe semnale S
  - atribute semnal

| <ul><li>Atribut</li></ul> | Rezultat  |
|---------------------------|-----------|
| Allibut                   | riczuitat |

S'delayed(T) Semnal S întârziat cu T unități de timp

S'stable(T) Valoare booleană True dacă S e fără

evenimente în T

S'quiet(T) Valoare booleană True dacă S e inactiv în T

S'transaction Modificare valoare Bit de câte ori S este activ

# Atribute predefinite

- atribute definite pe semnale S
  - atribute funcţie

| Rezultat |
|----------|
|          |

S'event Valoare booleană True pt. eveniment pe S

S'active Valoare booleană True dacă S e activ

S'last\_event Timpul trecut de la ultimul eveniment pe S

(valoare Time)

S'last\_active Timpul trecut de la ultima activare a lui S

(valoare Time)

S'last\_value S imediat înainte de ultima modificare

S'driving value Permite o operație de atribuire

S'driving Valoare booleană dacă S nu este deconectat

02.03.2020 Curs 2 VHDL

### **Atribute predefinite**

- atribute definite pe obiecte în sens larg X
  - utilizate pentru elaborare de mesaje

#### Atribut

X'simple\_name

X'path\_name

X'instance\_name

#### Rezultat

Numele X

Numele X şi etichetele de revenire la X

Numele X, etichetele de revenire la X,

informații de configurare

### Atribute definite de utilizator

- declarare atribut
  - attribute nume\_atribut: tip\_atribut;
- specificare atribut (primeşte valoare)
  - attribute nume\_atribut of object is expresie;
  - nu pot fi decât constante, deci sunt statice
- utilizare atribut cu notaţia cu apostrof
  - obiect'nume\_atribut

### Atribute definite de utilizator

- se pot raporta la:
  - entităţi, arhitecturi, configuraţii, pachete, proceduri, funcţii, tipuri, subtipuri, constante, semnale, variabile, componente, etichete
- raportarea se poate face:
  - la anumite elemente, care trebuie numite în câmpul "obiect"
    - nume\_element, {nume\_element}: clasă\_element
    - pentru toate celelalte elemente ale unei clase:
      - others: clasă\_element
  - la toată clasa de elemente
    - all.clasă\_elemente Curs 2 VHDL